

# アルテラ GPIO IP コアのユーザーガイド

インテル® Quartus® Prime 開デザインスイートの更新情報: 17.0



**ug-altera\_gpio | 2017.05.08** 最新版をウェブからダウンロード: **PDF | HTML** 





# 目次

| アルテラ GPIO IP コアのユーザーガイド                                    | 3  |
|------------------------------------------------------------|----|
| アルテラ GPIO IP コアの機能                                         | 3  |
| アルテラ GPIO IP コアのデータパス                                      |    |
| 入力パス                                                       | 5  |
| 出力および出力イネーブルパス                                             | 6  |
| アルテラ GPIO のインターフェイス信号                                      | 8  |
| 共有信号                                                       |    |
| データ・インターフェイスのためのデータのビット順                                   | 10 |
| 入力バスと出力バスの上位ビットおよび下位ビット                                    | 11 |
| データ・インターフェイス信号と対応するクロック                                    | 11 |
| リソース使用率とデザインのパフォーマンスの検証                                    | 12 |
| アルテラ GPIO のパラメーター設定                                        | 12 |
| レジスターパッキング                                                 | 14 |
| アルテラ GPIO のタイミング                                           | 15 |
| タイミング・コンポーネント                                              | 15 |
| 遅延エレメント                                                    | 17 |
| タイミング解析                                                    |    |
| タイミング・クロージャーのガイドライン                                        |    |
| アルテラ GPIO IP コアのデザイン例                                      |    |
| アルテラ GPIO 合成可能な Quartus Prime デザイン例                        |    |
| アルテラ GPIO IP コア・シミュレーションのデザイン例                             |    |
| Arria V、Cyclone V、および Stratix V デバイスの IP マイグレーション・フロー      |    |
| ALTDDIO_IN、ALTDDIO_OUT、ALTDDIO_BIDIR、および ALTIOBUF IP コアの移行 |    |
| ガイドライン:移行された IP における datain_h と datain_1 ポートのスワップ          |    |
| アルテラ GPIO IP コアのユーザーガイドのアーカイブ                              | 23 |
| <b>沙</b> 雷爾                                                | 23 |



# アルテラ GPIO IP コアのユーザーガイド

アルテラ GPIO IP コアは GPIO (汎用 I/O) の機能とコンポーネントをサポートしています。トランシーバー、メモリー・インターフェイス、または LVDS に特化していない一般的なアプリケーションでは、GPIO を使用できます。

アルテラ GPIO IP コアは、インテル® Arria® 10 デバイスでのみ使用できます。Stratix® V、Arria V、または Cyclone® IV デバイスからデザインを移行する場合は、ALTDDIO\_IN、ALTDDIO\_OUT、ALTDDIO\_BIDIR、または ALTIOBUF IP コアを移行する必要があります。

### 関連情報

- 22ページの Arria V、Cyclone V、および Stratix V デバイスの IP マイグレーション・フロー
- Introduction to Intel FPGA IP Cores パラメーター化、アップグレード、IP コアのシミュレーションを含むすべてのインテル FPGA IP コアに関する基本的な情報を提供します。
- Creating Version-Independent IP and Qsys Simulation Scripts
  ソフトウェアあるいは IP のバージョンのアップグレードのためのマニュアルでの更新を必要と
  しないシミュレーション・スクリプトの作成について詳しい情報を提供します。
- Project Management Best Practices
   プロジェクトと IP ファイルの効果的な管理および移植性のためのガイドラインを提供します。
- 23 ページの アルテラ GPIO IP コアのユーザーガイドのアーカイブ 前バージョンのアルテラ GPIO IP コア向けのユーザーガイドのリストを提供します。
- Double Data Rate I/O (ALTDDIO\_IN, ALTDDIO\_OUT, and ALTDDIO\_BIDIR) IP Cores User Guide
- I/O Buffer (ALTIOBUF) IP Core User Guide

### アルテラ GPIO IP コアの機能

アルテラ GPIO IP コアには、デバイス I/O ブロックをサポートする機能が含まれています。 Quartus Prime パラメーター・エディターを使用して、アルテラ GPIO IP コアをコンフィグレーションすることができます。

アルテラ GPIO IP コアには、以下のコンポーネントがあります。

- DDIO (ダブル・データレート入力/出力):通信チャネルのデータレートを2倍または半分にする デジタル・コンポーネントです。
- 遅延チェーン:特定の遅延を実行し、I/O タイミング・クロージャーを支援するために、遅延チェーン をコンフィグレーションします。
- I/O バッファー:パッドを FPGA に接続します。

Intel Corporation.無断での引用、転載を禁じます。Intel、インテル、Intel ロゴ、Altera、ARRIA、CYCLONE、ENPIRION、MAX、NIOS、QUARTUS および STRATIX の名称およびロゴは、アメリカ合衆国および/ またはその他の国における Intel Corporation の商標です。インテルは FPGA 製品および半導体製品の性能がインテルの標準保証に準拠することを保証しますが、インテル製品およびサービスは、予告なく変更される場合があります。インテルが書面にて明示的に同意する場合を除き、インテルはここに記載されたアプリケーション、または、いかなる情報、製品、またはサービスの使用によって生じるいっさいの責任を負いません。インテル製品の顧客は、製品またはサービスを購入する前、および、公開済みの情報を信頼する前には、デバイスの仕様を最新のバージョンにしておくことをお勧めします。



# アルテラ GPIO IP コアのデータパス

# 図 -1: シングルエンド GPIO の上位レベルの図



# 表 1. アルテラ GPIO データパスのモード

| データパス |                                                            | Registe                                                                                                                 | er Mode                                                                                        |                                                                                                                                                      |  |
|-------|------------------------------------------------------------|-------------------------------------------------------------------------------------------------------------------------|------------------------------------------------------------------------------------------------|------------------------------------------------------------------------------------------------------------------------------------------------------|--|
|       | Bypass                                                     | Bypass Simple Register DD                                                                                               |                                                                                                | DR I/O                                                                                                                                               |  |
|       |                                                            |                                                                                                                         | Full-Rate                                                                                      | Half-Rate                                                                                                                                            |  |
| 入力    | データはすべての DDIO (ダブル・データレート I/O) をパイパスして、遅延エレメントからコアへ送信されます。 | フルレート DDIO は、ハーフレート DDIO をバイパスし、シンブルレジスターとして動作します。フィッターは、エリアとタイミングのトレードオフに応じて、I/O にレジスターをパックするまたはコアにレジスターを実装することを選択します。 | フルレート DDIO は、ハーフ<br>レート DDIO をバイパスし、<br>通常の DDIO として動作し<br>ます。                                 | フルレート DDIO は通常の<br>DDIO として動作します。ハ<br>ーフレート DDIO は、フルレ<br>ートのデータをハーフレート<br>に変換します。                                                                   |  |
| 出力    | データはすべての DDIO を<br>バイパスして、コアから遅延<br>エレメントに直接送信されま<br>す。    | フルレート DDIO は、ハーフレート DDIO をバイパスし、シンプルレジスターとして動作します。フィッターは、エリアとタイミングのトレードオフに応じて、I/O にレジスターをパックするまたはコアにレジスターを実装することを選択します。 | フルレート DDIO は、ハーフ<br>レート DDIO をバイパスし、<br>通常の DDIO として動作し<br>ます。                                 | フルレート DDIO は通常の<br>DDIO として動作します。ハ<br>ーフレート DDIO は、フルレ<br>ートのデータをハーフレート<br>に変換します。                                                                   |  |
| 双方向   | 出力バッファーは、出力ピン<br>と入力バッファーの両方を駆動します。                        | フルレート DDIO はシンプ<br>ルレジスターとして動作しま<br>す。出力バッファーは出力ピ<br>ンと入力バッファーの両方を<br>駆動します。                                            | フルレート DDIO は通常の DDIO として動作します。出 カバッファーは出カピンと入 カバッファーの両方を駆動します。入力バッファーは 3 つのフリップフロップのセットを駆動します。 | フルレート DDIO は通常の<br>DDIO として動作します。ハ<br>ーフレート DDIO は、フルレートのデータをハーフレート<br>に変換します。出力パッファーは出力ピンと入力パッファーの両方を駆動します。入力<br>パッファーは 3 つのフリップ<br>フロップのセットを駆動します。 |  |

非同期クリアとプリセット信号を使用する場合、すべての DDIO は同じ信号を共有します。

ハーフレートおよびフルレート DDIO は、別々のクロックに接続します。ハーフレートおよびフルレート DDIO を使用すると、フルレートのクロックは 2 倍のハーフレート周波数で動作する必要があります。タイミング要件を満たすために、異なる位相関係を使用できます。



### 関連情報

11ページの 入力バスと出力バスの上位ビットおよび下位ビット

# 入力パス

パッドは入力バッファーにデータを送信し、入力バッファーは遅延エレメントにデータを送ります。データが遅延エレメントの出力に送られた後、プログラマブル・バイパス・マルチプレクサーは、使用する機能とパスを選択します。各入力パスには、フルレートとハーフレートの2つのDDIOステージが含まれています。

### 図 -2: シングルエンド GPIO 入力パスの簡略図



- 1. パッドはデータを受信します。
- 2. DDIO IN (1) は CLK\_FR の立ち上がりエッジと立ち下がりエッジでデータをキャプチャーし、以下の波形図の信号 (A) と (B) のデータをシングル・データレートで送信します。
- 3. DDIO IN (2) と DDIO IN (3) はデータレートを半分にします。
- 4. DATAOUT[3:0]は、データをハーフレート・バスとして提示します。



### 図 -3: ハーフレート変換を使用した DDIO モードの入力パス波形

以下の図では、データは、ダブル・データレートのフルレートクロックからシングル・データレートのハーフレート・クロックに移行します。データレートは4で分周され、バスのサイズは同じ比率で増加します。アルテラ GPIO IP コアを介した全体のスループットは変わりません。

異なる信号間の実際のタイミング関係は、フルレートおよびハーフレートのクロック向けに選択した特定のデザイン、遅延、および位相に応じて異なる場合があります。



注意:

アルテラ GPIO IP コアは、入力パスのダイナミック・キャリブレーションをサポートしていません。入力パスのダイナミック・キャリブレーションを必要とするアプリケーションの場合、関連情報を参照してください。

### 関連情報

Altera PHYLite for Parallel Interfaces IP Core User Guide

入力パスのダイナミック・キャリブレーションを必要とするアプリケーション向けに詳細情報を提供 します。

# 出力および出力イネーブルパス

出力遅延エレメントは、出力バッファーを介してパッドにデータを送信します。

各出力パスには、フルレートとハーフレートの2つのDDIOステージが含まれています。



### 図 -4: シングルエンド GPIO 出力パスの簡略図



出力パス波形は入力パス波形とは対称的です。

### 図 -5: 出力イネーブルパスの簡略図



出力パスと出力イネーブル (OE) パスの違いは、OE パスにフルレートの DDIO が含まれていないことです。OE パスでパックドレジスターの実装をサポートするために、シンプルレジスターはフルレート DDIO として動作します。同じ理由で、1 つのハーフレート DDIO しか存在しません。

OE パスは、次の3 つの基本モードで動作します。

- バイパス:コアはすべての DDIO をバイパスして、データを遅延エレメントに直接送信します。
- パックドレジスター:ハーフレート DDIO をバイパスします。
- ハーフレートでの SDR 出力:ハーフレート DDIO は、データをフルレートからハーフレートに変換します。



注意:

アルテラ GPIO IP コアは、出力パスのダイナミック・キャリブレーションをサポートしていません。出力パスのダイナミック・キャリブレーションを必要とするアプリケーションの場合、関連情報を参照してください。

### 関連情報

- Altera PHYLite for Parallel Interfaces IP Core User Guide 出力パスのダイナミック・キャリブレーションを必要とするアプリケーション向けに詳細情報を 提供します。
- 5ページの入力パス

### アルテラ GPIO のインターフェイス信号

指定したパラメーター設定に応じて、アルテラ GPIO IP コアにさまざまなインターフェイス信号を使用することができます。

# 図 -6: アルテラ GPIO IP コアのインターフェイス



### 図 -7: アルテラ GPIO のインターフェイス信号



### 表 2. パッド・インターフェイス信号

パッド・インターフェイスは、アルテラ GPIO IP コアからパッドまでの物理的な接続です。このインターフェイスは、IP コアのコンフィグレーションに応じて、入力、出力、または双方向インターフェイスにすることができます。以下の表では、*SIZE* は IP コア・パラメーター・エディターで指定されたデータ幅です。

| 信号名                | 入力/出力 | 説明                                                                       |
|--------------------|-------|--------------------------------------------------------------------------|
| pad_in[SIZE-1:0]   | 入力    | パッドからの入力信号です。                                                            |
| pad_in_b[SIZE-1:0] | 入力    | パッドからの差動入力信号の負ノードです。このポートは、Use differential buffer オプションをオンにした場合に使用できます。 |
| pad_out[SIZE-1:0]  | 出力    | パッドへの出力信号です。                                                             |
|                    | •     | continued                                                                |



| 信号名                 | 入力/出力 | 説明                                                                                    |  |
|---------------------|-------|---------------------------------------------------------------------------------------|--|
| pad_out_b[SIZE-1:0] | 出力    | パッドへの差動出力信号の負ノードです。このポートは、Use differential buffer オブションをオンにした場合に使用できます。               |  |
| pad_io[SIZE-1:0]    | 双方向   | パッドとの双方向信号接続です。                                                                       |  |
| pad_io_b[SIZE-1:0]  | 双方向   | パッドとの差動双方向信号接続の負ノードです。このポートは、 <b>Use</b><br>differential buffer オプションをオンにした場合に使用できます。 |  |

### 表 3. データ・インターフェイス信号

データ・インターフェイスは、アルテラ GPIO IP コアから FPGA コアまでの入力または出力インターフェイスです。以下の表では、 SIZE は IP コア・パラメーター・エディターで指定されたデータ幅です。

| 信号名                      | 入力/出力 | 説明                                                                                                                                                                                                                                                                                                                               |
|--------------------------|-------|----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| din[DATA_SIZE-1:0]       | 入力    | 出力または双方向モードで FPGA コアからのデータ入力です。DATA_SIZE は以下の Register Mode によって異なります。  Bypass または Simple Register: DATA_SIZE = SIZE  Half Rate logic なし DDIO: DATA_SIZE = 2 × SIZE  Half Rate logic を使用した DDIO: DATA_SIZE = 4 × SIZE                                                                                                            |
| dout[DATA_SIZE-1:0]      | 出力    | 入力または双方向モードで FPGA コアに出力されるデータです。DATA_SIZE は以下の Register Mode によって異なります。  Bypass または Simple Register: DATA_SIZE = SIZE  Half-rate logic なし DDIO: DATA_SIZE = 2 × SIZE  Half Rate logic を使用した DDIO: DATA_SIZE = 4 × SIZE                                                                                                           |
| oe[ <i>OE_SIZE</i> -1:0] | 入力    | Enable output enable port をオンにした出力モードまたは双方向モードで FPGA コアからの OE 入力です。OE はアクティブ High です。データを送信すると きは、この信号を 1 に設定します。データを受信するときは、この信号を 0 に設定します。OE_SIZE は以下の Register Mode によって異なります。  Bypass または Simple Register: DATA_SIZE = SIZE  Half Rate logic なし DDIO: DATA_SIZE = 2 × SIZE  Half Rate logic を使用した DDIO: DATA_SIZE = 2 × SIZE |

### 表 4. クロック・インターフェイス信号

クロック・インターフェイスは入力クロック・インターフェイスです。クロック・インターフェイスはコンフィグレーションに応じて異なる信号で構成されます。アルテラ GPIO IP コアは 0,1,2、または 4 つのクロック入力を有することができます。クロックポートはそれぞれのコンフィグレーションで異なって表示され、クロック信号によって実行される実際の機能を反映します。

| 信号名            | 入力/出力 | 説明                                                                                                                                                               |
|----------------|-------|------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| ck             | 入力    | 入力パスと出力パスでは、Half Rate logic パラメーターをオフにすると、このクロックがパックドレジスターまたは DDIO に供給されます。<br>双方向モードでは、Separate input/output Clocks パラメーターをオフにすると、このクロックは入力パスと出力パスの一意のクロックです。   |
| ck_fr<br>ck_hr | 入力    | 入力パスと出力パスでは、Half Rate logic パラメーターをオンにすると、これらのクロックがフルレートとハーフレートの DDIO に供給されます。<br>双方向モードでは、Separate input/output Clocks パラメーターをオフにすると、入力パスと出力パスでこれらのクロックが使用されます。 |
| ck_in ck_out   | 入力    | 双方向モードでは、以下の両方の設定を指定すると、これらのクロックは入力パスと出力パスでパックドレジスターまたは DDIO に供給されます。  Half Rate logic パラメーターをオフにする  Separate input/output Clocks パラメーターをオンにする                   |
|                |       | continued                                                                                                                                                        |



| 信号名       | 入力/出力 | 説明                                                                                     |
|-----------|-------|----------------------------------------------------------------------------------------|
| ck_fr_in  | 入力    | 双方向モードでは、以下の両方の設定を指定すると、これらのクロックは入力パスと出力パスでフルレートおよびハーフレートの DDIO に供給されます。               |
| ck_fr_out |       | <ul><li>Half Rate logic パラメーターをオンにする</li></ul>                                         |
| ck_hr_in  |       | Separate input/output Clocks パラメーターをオンにする     たとえば、ck_fr_out は出力パスでフルレート DDIO に供給されます。 |
| ck_hr_out |       | たこれは、CK_III_OUL は山力バスでブルレート DDIO に供和さればす。                                              |
| cke       | 入力    | クロックイネーブルです。                                                                           |

### 表 5. 終端インターフェイス信号

終端インターフェイスは、アルテラ GPIO IP コアを I/O バッファーに接続します。

| 信号名                         | 入力/出力 | 説明                                                     |
|-----------------------------|-------|--------------------------------------------------------|
| seriesterminationcontrol    | 入力    | 終端制御ブロック (OCT) からバッファーへの入力です。これはバッファー直列インピーダンス値を設定します。 |
| parallelterminationcontro 1 | 入力    | 終端制御ブロック (OCT) からバッファーへの入力です。これはバッファー並列インピーダンス値を設定します。 |

### 表 6. リセット・インターフェイス信号

リセット・インターフェイスは、アルテラ GPIO IP コアを DDIO に接続します。

| 信号名  | 入力/出力 | 説明     |
|------|-------|--------|
| sclr | 入力    | 同期クリア  |
| aclr | 入力    | 非同期クリア |
| aset | 入力    | 非同期セット |
| sset | 入力    | 同期セット  |

### 関連情報

11ページの 入力バスと出力バスの上位ビットおよび下位ビット

# 共有信号

- 入力、出力、および OE パスは同じクリアとプリセット信号を共有しています。
- 出力および OE パスは同じクロック信号を共有しています。

# データ・インターフェイスのためのデータのビット順

### 図 -8: データのビット順序の規則

以下の図は、din、dout、および oe データ信号のビット順序の規則を示しています。





- データ・バス・サイズの値が SIZE の場合、LSB は一番右の位置にあります。
- データ・バス・サイズの値が 2 × SIZE の場合、バスは SIZE の 2 ワードで構成されます。
- データ・バス・サイズの値が 4 × SIZE の場合、バスは SIZE の 4 ワードで構成されます。
- LSB は各ワードの右端の位置にあります。
- 右端のワードは、出力バス用の最初の送信ワードと入力バス用の最初の受信ワードを指定します。

### 関連情報

5ページの 入力パス

### 入力バスと出力バスの上位ビットおよび下位ビット

入力信号または出力信号の上位ビットおよび下位ビットは、din と dout 入力と出力バスに含まれます。

### 入力バス

din バスでは、datain\_h と datain\_l が上位ビットと下位ビットであり、各幅が datain\_width の場合、

- datain\_h = din[(2 × datain\_width 1):datain\_width]
- datain l = din[(datain width 1):0]

たとえば、din[7:0] = 8'b11001010 の場合、

- datain\_h = 4'b1100
- datain\_l = 4'b1010

### 出力バス

dout バスでは、dataout\_h と dataout\_l が上位ビットと下位ビットであり、各幅が dataout width の場合、

- dataout\_h = dout[(2 × dataout\_width 1):dataout\_width]
- dataout\_l = dout[(dataout\_width 1):0]

たとえば、dout[7:0] = 8'b11001010 の場合、

- dataout h = 4'b1100
- dataout\_l = 4'b1010

### データ・インターフェイス信号と対応するクロック

# 表 7. データ・インターフェイス信号と対応するクロック

| 信号名       | パラメーター・コンフィグレーション              |           |                 | クロック  |  |
|-----------|--------------------------------|-----------|-----------------|-------|--|
|           | Register Mode                  | Half Rate | Separate Clocks |       |  |
| din       | • Simple<br>Register<br>• DDIO | Off       | Off             | ck    |  |
|           | DDIO                           | On        | Off             | ck_hr |  |
| continued |                                |           |                 |       |  |



| 信号名                                                  | パラメーター・コンフィグレーション              |           | クロック            |                                                        |
|------------------------------------------------------|--------------------------------|-----------|-----------------|--------------------------------------------------------|
|                                                      | Register Mode                  | Half Rate | Separate Clocks |                                                        |
|                                                      | • Simple Register • DDIO       | Off       | On              | ck_in                                                  |
|                                                      | DDIO                           | On        | On              | ck_hr_in                                               |
| • dout<br>• oe                                       | • Simple Register • DDIO       | Off       | Off             | ck                                                     |
|                                                      | DDIO                           | On        | Off             | ck_hr                                                  |
|                                                      | • Simple Register • DDIO       | Off       | On              | ck_out                                                 |
|                                                      | DDIO                           | On        | On              | ck_hr_out                                              |
| <ul><li>sclr</li><li>sset</li><li>すべてのパッド信</li></ul> | Simple     Register     DDIO   | Off       | Off             | ck                                                     |
| 号                                                    | DDIO                           | On        | Off             | ck_fr                                                  |
|                                                      | • Simple<br>Register<br>• DDIO | Off       | On              | 入力パス:ck_in     出力パス:ck_out                             |
|                                                      | DDIO                           | On        | On              | <ul><li>入力パス:ck_fr_in</li><li>出力パス:ck_fr_out</li></ul> |

# リソース使用率とデザインのパフォーマンスの検証

Quartus Prime のコンパイルレポートを参照して、デザインのリソース使用量とパフォーマンスについての詳細を参照できます。

- 1. メニューで Processing > Start Compilation をクリックしてフルコンパイルを実行します。
- 2. デザインをコンパイルした後、Processing > Compilation Report をクリックします。
- 3. Table of Contents を使用して、Fitter > Resource Section に移動します。
  - a. リソース使用状況の情報を表示するには、Resource Usage Summary を選択します。
  - b. リソース使用率情報を表示するには、Resource Utilization by Entity を選択します。

# アルテラ GPIO のパラメーター設定

アルテラ GPIO IP コアのパラメーター設定は、Quartus Prime ソフトウェアで設定することができます。General、Buffer、および Registers のオプションの 3 つのグループがあります。



# 表 8. アルテラ GPIO の General パラメーター

| パラメーター                             | 条件 | 許容値                                                  | 説明                                                                                                                                                                                                                    |
|------------------------------------|----|------------------------------------------------------|-----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| Data Direction                     | _  | <ul><li>Input</li><li>Output</li><li>Bidir</li></ul> | GPIO のデータ方向を指定します。                                                                                                                                                                                                    |
| Data width                         | _  | 1 ~ 128                                              | データ幅を指定します。                                                                                                                                                                                                           |
| Use legacy top-level port<br>names | _  | • On<br>• Off                                        | Stratix V、Arria V、および Cyclone V デバイスと同じポート名を使用します。 たとえば、dout は dataout_h と dataout_l になり、din は datain_h と datain_l になります。 注 これらのポートの動作は、Stratix V、Arria 意: V、および Cyclone V デバイスとは異なります。 移行のガイドラインについては、関連情報を参照してください。 |

# 表 9. アルテラ GPIO の Buffer パラメーター

| パラメーター                                               | 条件                                                                                                  | 許容値           | 説明                                                                                                               |
|------------------------------------------------------|-----------------------------------------------------------------------------------------------------|---------------|------------------------------------------------------------------------------------------------------------------|
| Use differential buffer                              | _                                                                                                   | • On<br>• Off | オンにした場合、差動 I/O バッファーを有効にします。                                                                                     |
| Use pseudo differential<br>Buffer                    | Data Direction =     Output     Use differential buffer     = On                                    | • On<br>• Off | 出力モードでオンにすると、擬似差動出力バッファーが<br>有効にされます。<br>Use differential buffer をオンにすると、このオ<br>プションは双方向モードで自動的にオンになります。         |
| Use bus-hold circuitry                               | <ul> <li>Data Direction = Input<br/>または Bidir</li> <li>Use differential buffer<br/>= Off</li> </ul> | • On<br>• Off | オンにすると、バスホールド回路が微弱な電流で I/O<br>ピンの信号を最後に駆動された状態に保持し、これに<br>より、出力バッファーステートはハイ・インピーダンスで<br>はなく 1 または 0 になります。       |
| Use open drain output                                | Data Direction =     Output または Bidir     Use differential buffer     = Off                         | • On<br>• Off | オンにすると、オープンドレイン出力によってデバイスが割り込み信号や書き込みイネーブル信号といったシステムレベルのコントロール信号を提供できるようになり、これらの信号は、システム内の複数のデバイスがアサートすることができます。 |
| Enable output enable port                            | Data Direction = Output                                                                             | • On<br>• Off | オンにすると、OE ポートへのユーザー入力を有効にします。このオプションは、双方向モードでは自動的にオンになっています。                                                     |
| Enable seriestermination / paralleltermination ports | _                                                                                                   | • On<br>• Off | オンにすると、出力バッファーの<br>seriesterminationcontrol と<br>parallelterminationcontrol ポートを有<br>効にします。                      |

# 表 10. アルテラ GPIO の Registers パラメーター

| パラメーター        | 条件 | 許容値                               | 説明                              |
|---------------|----|-----------------------------------|---------------------------------|
| Register mode | _  | None     Simple register     DDIO | アルテラ GPIO IP コアのレジスターモードを指定します。 |
|               |    |                                   | continued                       |





| パラメーター                                  | 条件                                                                                                   | 許容値                                                 | 説明                                                                                                                                                                                                            |
|-----------------------------------------|------------------------------------------------------------------------------------------------------|-----------------------------------------------------|---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
|                                         |                                                                                                      |                                                     | <ul> <li>None:バッファー間の単純な配線接続を指定します。</li> <li>Simple register: DDIO がシングル・データレート・モード (SDR) でシンプルレジスターとして使用されることを指定します。フィッターはこのレジスターを I/O にパッキングすることがあります。</li> <li>DDIO: IP コアが DDIO を使用することを指定します。</li> </ul> |
| Enable synchronous clear / preset port  | Register mode = DDIO                                                                                 | None     Clear     Preset                           | 同期リセットポートの実装方法を指定します。  None: 同期リセットポートを無効にします。  Clear: 同期クリア用に SCLR ポートを有効にします。  Preset: 同期プリセット用に SSET ポートを有効にします。                                                                                           |
| Enable asynchronous clear / preset port | Register mode = DDIO                                                                                 | <ul><li>None</li><li>Clear</li><li>Preset</li></ul> | 非同期リセットポートの実装方法を指定します。  None: 非同期リセットポートを無効にします。  Clear: 非同期クリア用に ACLR ポートを有効にします。  Preset: 非同期プリセット用に ASET ポートを有効にします。                                                                                       |
| Enable clock enable ports               | Register mode = DDIO                                                                                 | • On<br>• Off                                       | <ul> <li>On:クロック・イネーブル・ボート (CKE) を公開し、データがクロックインまたはクロックアウトする際の制御を可能にします。この信号は、データがユーザーの制御なしで通過することを防ぎます。</li> <li>Off:クロック・イネーブル・ポートが公開されず、データは常にレジスターを自動的に通過します。</li> </ul>                                  |
| Half Rate logic                         | Register mode = DDIO                                                                                 | • On<br>• Off                                       | オンにすると、ハーフレートの DDIO が有効になります。                                                                                                                                                                                 |
| Separate input / output<br>Clocks       | <ul> <li>Data Direction = Bidir</li> <li>Register mode =<br/>Simple register または<br/>DDIO</li> </ul> | • On<br>• Off                                       | オンにすると、双方向モードの入力パスと出力パスに対して別々のクロック (CK_IN と CK_OUT) を有効にします。                                                                                                                                                  |

### 関連情報

- 11ページの 入力バスと出力バスの上位ビットおよび下位ビット
- 23 ページの ガイドライン:移行された IP における datain\_h と datain\_l ポートのスワップ

# レジスターパッキング

アルテラ GPIO IP コアを使用すると、エリアとリソース使用率を節約するためにペリフェラルにレジスターをパックすることができます。

入力パスおよび出力パスにフルレート DDIO をフリップフロップとして設定することができます。これを行うには、次の表にリストされている.qsf アサインメントを追加します。



### 表 11. レジスターパッキング QSF アサインメント

| パス                     | QSF アサインメント                                                                                      |
|------------------------|--------------------------------------------------------------------------------------------------|
| 入力レジスターパッキ<br>ング       | set_instance_assignment -name FAST_INPUT_REGISTER ON -to <pre>cpath to register&gt;</pre>        |
| 出力レジスターパッキ<br>ング       | set_instance_assignment -name FAST_OUTPUT_REGISTER ON -to <pre>register&gt;</pre>                |
| 出力イネーブル・レジ<br>スターパッキング | set_instance_assignment -name FAST_OUTPUT_ENABLE_REGISTER ON -to <path register="" to=""></path> |

注意:

これらのアサインメントは、レジスターパッキングを保証するのではなく、法的な配置を見つけるために、フィッターを有効にします。そうでない場合、フィッターは、フリップフロップをコアに保持します。

# アルテラ GPIO のタイミング

アルテラ GPIO IP コアのパフォーマンスは、I/O 制約とクロックフェーズに依存します。アルテラ GPIO コンフィグレーションのタイミングを検証するには、インテルは TimeQuest Timing Analyzer を使用することを推奨します。

# 関連情報

The Quartus Prime TimeQuest Timing Analyzer

### タイミング・コンポーネント

アルテラ GPIO IP コアのタイミング・コンポーネントは、以下の3つのパスで構成されています。

- I/O インターフェイス・パス: FPGA から外部の受信デバイスへ、また外部の送信デバイスから FPGA へのパスです。
- データとクロックのコア・インターフェイス・パス: I/O からコアへ、またコアから I/O へのパスです。
- 転送パス:ハーフレート DDIO からフルレート DDIO へ、またフルレート DDIO からハーフレート DDIO へのパスです。

注意:

TimeQuest Timing Analyzer は、DDIO\_IN ブロックと DDIO\_OUT ブロック内のパスをブラックボックスとして扱います。



# 図 -9: 入力パスのタイミング・コンポーネント



# 図 -10: 出力パスのタイミング・コンポーネント





### 図 -11: 出力イネーブルパスのタイミング・コンポーネント



### 遅延エレメント

Quartus Prime ソフトウェアは、I/O タイミング解析のスラックを最大にするために遅延エレメントを自動的に設定しません。タイミングを閉じる、またはスラックを最大にするには、遅延エレメントを Quartus Prime 設定ファイル (.qsf) でマニュアルで設定する必要があります。

### 表 12. 遅延エレメントの.qsf アサインメント

遅延エレメントにアクセスするには、以下のアサインメントを.gsf で指定します。

| 遅延エレメント            | .qsf アサインメント                                                                |
|--------------------|-----------------------------------------------------------------------------|
| 入力遅延エレメント          | set_intance_assignment -to <pin> -name INPUT_DELAY_CHAIN &lt;063&gt;</pin>  |
| 出力遅延エレメント          | set_intance_assignment -to <pin> -name OUTPUT_DELAY_CHAIN &lt;015&gt;</pin> |
| 出力イネーブル遅延エレメン<br>ト | set_intance_assignment -to <pin> -name OE_DELAY_CHAIN &lt;015&gt;</pin>     |

### タイミング解析

Quartus Prime ソフトウェアは、アルテラ GPIO IP コアの SDC タイミング制約を自動的に生成しません。タイミング制約をマニュアルで入力する必要があります。

タイミング・ガイドラインと例を参照して、TimeQuest Timing Analyzer が I/O タイミングを正しく解析するようにしてください。

- 適切に I/O インターフェイス・パスのタイミング解析を実行するには、.sdc ファイルでシステム・ クロックピンに対するデータピンのシステムレベルの制約を指定します。
- 適切にコア・インターフェイス・パスのタイミング解析を実行するには、以下のクロック設定を.sdc ファイルで定義します。
  - ー コアレジスターへのクロック
  - Simple Register モードと DDIO モード用の I/O レジスターへのクロック



### 関連情報

AN 433: Constraining and Analyzing Source-Synchronous Interfaces

このアプリケーション・ノートでは、ソース同期インタフェースを制約および解析するための手法について説明します。

# シングル・データレートの入力レジスター

### 図 -12: シングル・データレートの入力レジスター



### 表 13. シングル・データレート入力レジスター.sdc コマンドの例

| コマンド            | コマンドの例                                                     | 説明                                                                    |
|-----------------|------------------------------------------------------------|-----------------------------------------------------------------------|
| create_clock    | create_clock -name sdr_in_clk -period "100 MHz" sdr_in_clk | 入力クロックのクロック設定を作成します。                                                  |
| set_input_delay | set_input_delay -clock sdr_in_clk<br>0.15 sdr_in_data      | TimeQuest Timing Analyzer に、0.15 ns の入力遅延で入力 I/O のタイミングを解析するように指示します。 |

### フルレートまたはハーフレート DDIO 入力レジスター

フルレートとハーフレート DDIO 入力レジスターの入力側は同じです。仮想クロックを使用して FPGA へのオフチップ・トランスミッタをモデル化することにより、システムを適切に制約することができます。

### 図 -13: フルレートまたはハーフレート DDIO 入力レジスター





### 表 14. フルレートまたはハーフレート DDIO 入力レジスター.sdc コマンドの例

| コマンド            | コマンドの例                                                                                                                               | 説明                                                                                                                                                                                                                 |
|-----------------|--------------------------------------------------------------------------------------------------------------------------------------|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| create_clock    | create_clock -name virtual_clock<br>-period "200 MHz"<br>create_clock -name ddio_in_clk<br>-period "200 MHz" ddio_in_clk             | 仮想クロックと DDIO クロックのクロック設定を作成します。                                                                                                                                                                                    |
| set_input_delay | set_input_delay -clock virtual_clock 0.25 ddio_in_data set_input_delay -add_delay -clock_fall -clock virtual_clock 0.25 ddio_in_data | TimeQuest Timing Analyzer に、転送の正のクロックエッジと負のクロックエッジを解析するように指示します。 2番目の set_input_delay コマンドの-add_delay に注意してください。                                                                                                   |
| set_false_path  | set_false_path -fall_from<br>virtual_clock -rise_to ddio_in_clk<br>set_false_path -rise_from<br>virtual_clock -fall_to ddio_in_clk   | TimeQuest Timing Analyzer に、負のエッジでトリガーされるレジスターへの正のクロックエッジ、および正のエッジでトリガーされるレジスターへの負のクロックエッジを無視するように指示します。  注 CLK_HR 周波数は、CLK_FR 周波数の半分でなけ意: ればなりません。I/O PLL がクロックを駆動する場合は、derive_pll_clocks . sdc コマンドを使用することが可能です。 |

# シングル・データレートの出力レジスター

# 図 -14: シングル・データレートの出力レジスター



# 表 15. シングル・データレート出力レジスター.sdc コマンドの例

| コマンド                                  | コマンドの例                                                                                                                                      | 説明                                                                  |
|---------------------------------------|---------------------------------------------------------------------------------------------------------------------------------------------|---------------------------------------------------------------------|
| create_clock & create_generated_clock | create_clock -name sdr_out_clk -period "100 MHz" sdr_out_clk create_generated_clock -source sdr_out_clk -name sdr_out_outclk sdr_out_outclk | 送信されるソースクロックと出力クロックを生成します。                                          |
| set_output_delay                      | set_output_delay -clock sdr_out_clk 0.45 sdr_out_data                                                                                       | TimeQuest Timing Analyzer に、送信される出力クロックに対して送信される出力データを解析するように指示します。 |

# フルレートまたはハーフレート DDIO 出力レジスター

フルレートとハーフレート DDIO 出力レジスターの出力側は同じです。



### 表 16. DDIO 出力レジスター.sdc コマンドの例

| コマンド                                  | コマンドの例                                                                                                                                                          | 説明                                                                                                                   |
|---------------------------------------|-----------------------------------------------------------------------------------------------------------------------------------------------------------------|----------------------------------------------------------------------------------------------------------------------|
| create_clock & create_generated_clock | create_clock -name ddio_out_fr_clk -period "200 MHz" ddio_out_fr_clk create_generated_clock -source ddio_out_fr_clk -name ddio_out_fr_outclk ddio_out_fr_outclk | DDIO へのクロックと送信するクロックを生成します。                                                                                          |
| set_output_delay                      | set_output_delay -clock ddio_out_fr_outclk 0.55 ddio_out_fr_data set_output_delay -add_delay -clock_fall -clock ddio_out_fr_outclk 0.55 ddio_out_fr_data        | TimeQuest Timing Analyzer に、出力クロックに対して正のデータと負のデータを解析するように指示します。                                                      |
| set_false_path                        | set_false_path -rise_from ddio_out_fr_clk -fall_to ddio_out_fr_outclk set_false_path -fall_from ddio_out_fr_clk -rise_to ddio_out_fr_outclk                     | TimeQuest Timing Analyzer に、出力クロックの立ち下がりエッジに対するソースクロックの立ち上がりエッジ、および出力クロックの立ち上がりエッジに対するソースクロックの立ち下がりエッジを無視するように指示します。 |

# タイミング・クロージャーのガイドライン

アルテラ GPIO 入力レジスターでは、入力遅延チェーンを設定しないと、入力 I/O 転送はホールド時間 を満たさなくなる可能性があります。この障害は、クロック遅延がデータ遅延よりも大きいために発生します。

ホールド時間を満たすには、入力遅延チェーンを使用して入力データパスに遅延を追加します。一般に、入力遅延チェーンは、-1 のスピードグレードでステップごとに約 60 ps です。タイミングを満たすためにおおよその入力遅延チェーン設定を取得するには、負のホールドスラックを 60 ps で割ります。

ただし、I/O PLL が GPIO 入力レジスター (Simple Register または DDIO モード) のクロックを駆動する場合は、補償モードをソース同期モードに設定できます。フィッターは、入力 I/O タイミング解析のより良いセットアップとホールドスラックのために I/O PLL を構成しようとします。

アルテラ GPIO 出力レジスターと出力イネーブルレジスターでは、出力遅延チェーンと出力イネーブル 遅延チェーンを使用して出力データおよびクロックに遅延を追加できます。

- セットアップ時間違反が発生した場合は、出力クロック遅延チェーンの設定を増加することができます。
- ホールド時間違反が発生した場合は、出力データ遅延チェーンの設定を増加することができます。

# アルテラ GPIO IP コアのデザイン例

アルテラ GPIO IP コアは、パラメーター・エディターで IP コンフィグレーションに一致するデザイン例を生成できます。これらのデザイン例は、IP コアのインスタンス化、およびシミュレーションで予期される動作のためのリファレンスとして使用できます。

デザイン例は、アルテラ GPIO IP コア・パラメーター・エディターから生成できます。必要なパラメーターを設定した後、**Generate Example Design** をクリックします。IP コアは、指定したディレクトリーにデザイン例のソースファイルを生成します。



### 図 -15: 生成されたデザイン例のディレクトリーにおけるソースファイル



注意: . qsys ファイルは、デザイン例の生成中にのみ内部的に使用されます。これらの . qsys ファイルは編集できません。

# アルテラ GPIO 合成可能な Quartus Prime デザイン例

合成可能なデザイン例は、Quartus Prime プロジェクトに含めることができるコンパイル可能な Qsys システムです。

### デザイン例の生成と使用

合成可能な Quartus Prime デザイン例をソースファイルから生成するには、デザイン例のディレクトリーで以下のコマンドを実行します。

```
quartus_sh -t make_qii_design.tcl
```

使用するデバイスを正確に指定するには、次のコマンドを実行します。

```
quartus_sh -t make_qii_design.tcl [device_name]
```

TCL スクリプトは、ed\_synth.qpf プロジェクト・ファイルを含む qii ディレクトリーを作成します。 Ouartus Prime ソフトウェアでこのプロジェクトを開いてコンパイルすることができます。

### アルテラ GPIO IP コア・シミュレーションのデザイン例

シミュレーション・デザイン例では、アルテラ GPIO IP コア・パラメーター設定を使用して、シミュレーション・ドライバーに接続された IP インスタンスを構築します。ドライバーはランダムなトラフィックを生成し、出力データの正当性を内部的にチェックします。

デザイン例を使用して、使用するシミュレーターに応じて、単一のコマンドを使用してシミュレーションを実行できます。 このシミュレーションは、アルテラ GPIO IP コアの使用方法を示しています。

### デザイン例の生成と使用

Verilog シミュレーター向けにソースファイルからシミュレーションのデザイン例を生成するには、デザイン例のディレクトリーで以下のコマンドを実行します。

quartus\_sh -t make\_sim\_design.tcl



VHDL シミュレーター向けにソースファイルからシミュレーションのデザイン例を生成するには、デザイン例のディレクトリーで以下のコマンドを実行します。

quartus\_sh -t make\_sim\_design.tcl VHDL

TCL スクリプトは、サポートされているシミュレーション・ツールごとにサブディレクトリーを含む sim ディレクトリーを作成します。各シミュレーション・ツールのスクリプトは、対応するディレクトリーにあります。

# Arria V、Cyclone V、および Stratix V デバイスの IP マイグレーション・フロー

IP マイグレーション・フローを使用すると、Arria V、Cyclone V、および Stratix V デバイスの ALTDDIO\_IN、ALTDDIO\_OUT、ALTDDIO\_BIDIR、および ALTIOBUF IP コアを Arria 10 デバイスのアルテラ GPIO IP コアに移行できます。

この IP マイグレーション・フローは、アルテラ GPIO IP コアを ALTDDIO\_IN、ALTDDIO\_OUT、 ALTDDIO\_BIDIR、および ALTIOBUF IP コアの設定と一致するようにコンフィグレーションし、IP コアの再生成を可能にします。

注意: 一部の IP コアは、特定のモードでのみ IP マイグレーション・フローをサポートします。IP コアがサポートしないモードにある場合は、アルテラ GPIO IP コア用の IP Parameter Editor を実行し、IP コアをマニュアルでコンフィグレーションする必要があります。

ALTDDIO\_IN、ALTDDIO\_OUT、ALTDDIO\_BIDIR、および ALTIOBUF IP コアの移行

ALTDDIO\_IN、ALTDDIO\_OUT、ALTDDIO\_BIDIR、および ALTIOBUF IP コアをアルテラ GPIO IP コアに移行するには、次の手順を実行してください。

- 1. IP Parameter Editor で ALTDDIO\_IN、ALTDDIO\_OUT、ALTDDIO\_BIDIR、または ALTIOBUF IP コアを開きます。
- 2. Currently selected device family リストから Arria 10 を選択します。
- 3. **Finish** をクリックして、アルテラ GPIO IP Parameter Editor を開きます。
  IP Parameter Editor は、アルテラ GPIO IP コア設定を ALTDDIO\_IN、ALTDDIO\_OUT、 ALTDDIO\_BIDIR、または ALTIOBUF IP コア設定と同様にコンフィグレーションします。
- 4. 2 つの IP コア間で互換性のない設定がある場合は、new supported settings を選択します。
- 5. Finish をクリックして IP コアを再生成します。
- 6. RTL での ALTDDIO\_IN、ALTDDIO\_OUT、ALTDDIO\_BIDIR、または ALTIOBUF IP コア・イン スタンス化を、アルテラ GPIO IP コアで置き換えます。

注意: アルテラ GPIO IP コアのポート名は、ALTDDIO\_IN、ALTDDIO\_OUT、ALTDDIO\_BIDIR、または ALTIOBUF IP コアのポート名と一致しない場合があります。したがって、インスタンス化で IP コア名を 変更するだけでは不十分な場合があります。

#### 関連情報

11ページの 入力バスと出力バスの上位ビットおよび下位ビット



# ガイドライン:移行された IP における datain\_h と datain\_1 ポートのスワップ

GPIO IP をアルテラ GPIO IP コアに移行する際は、アルテラ GPIO IP コア・パラメーター・エディターで **Use legacy top-level port names** オプションをオンにすることができます。ただし、アルテラ GPIO IP コアでのこれらのポートの動作は、Stratix V、Arria V、および Cyclone V デバイスで使用される IP コアでの動作とは異なります。

アルテラ GPIO IP コアは、以下のポートを次のクロックエッジでの出カレジスターに駆動します。

- datain h:outclock の立ち下がりエッジで
- datain l:outclock の立ち上がりエッジで

Stratix V、Arria V、および Cyclone V デバイスから GPIO IP を移行した場合は、アルテラ GPIO IP コアで生成された IP をインスタンス化するときに datain\_h および datain\_1 ポートをスワップしてください。

### 関連情報

11ページの 入力バスと出力バスの上位ビットおよび下位ビット

# アルテラ GPIO IP コアのユーザーガイドのアーカイブ

IP コアのバージョンが記載されていない場合には、以前の IP コアバージョン向けのユーザーガイドが当てはまります。

| IP コアバージョン | ユーザーガイド                             |
|------------|-------------------------------------|
| 16.1       | Altera GPIO IP Core User Guide      |
| 16.0       | Altera GPIO IP Core User Guide      |
| 14.1       | Altera GPIO Megafunction User Guide |
| 13.1       | Altera GPIO Megafunction User Guide |

# 改訂履歴

| GPIO の Buffer パラメーターの表を更新 | 日付       | バージョン      | 変更内容                                                                            |
|---------------------------|----------|------------|---------------------------------------------------------------------------------|
| 2010   1073               | 2017年5月  | 2017.05.08 |                                                                                 |
|                           | 2016年10月 | 2016.10.31 | <ul><li>入力パスの波形を更新</li><li>din パスと dout バスの上位ビットと下位ビットについて説明するトピックを追加</li></ul> |





| 日付       | バージョン      | 変更内容                                                                                                                                                                                                                                                                                                                                 |
|----------|------------|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| 2016年8月  | 2016.08.05 | <ul> <li>アルテラ GPIO IP コアにダイナミック OCT サポートに関するノートを追加</li> <li>正確性と明確性を向上させるためにパラメーター設定についてのトピックを更新</li> <li>デザイン例の生成に関するセクションを更新</li> <li>Stratix V、Arria V、および Cyclone V デバイスからアルテラ GPIO IP コアに移行する際のレガシーポートの動作に関するガイドライン・トピックを追加</li> <li>明確性と参照の容易さを向上させるためにドキュメントを書き直して再構築</li> <li>表記を Quartus II から Quartus Prime へ変更</li> </ul> |
| 2014年8月  | 2014.08.18 | <ul> <li>タイミング情報を追加</li> <li>レジスターパッキングの情報を追加</li> <li>Use legacy top-level port names という新しいパラメーターを追加</li> <li>レジスターパッキングの情報を追加</li> <li>メガファンクションという用語を IP コアに置換</li> </ul>                                                                                                                                                        |
| 2013年11月 | 2013.11.29 | 初版                                                                                                                                                                                                                                                                                                                                   |